Codasip 最新的 RISC-V 嵌入式内核可实现 AI/ML 边缘定制

来源/作者:智能装备网| 发布:ZNZBW.cn|发布时间:2022-03-02|阅读:302
【智能装备网讯】

   处理器设计自动化提供商Codasip宣布推出 L31 和 L11,这是其针对定制而优化的低功耗嵌入式 RISC-V 处理器内核系列中的最新产品。借助新内核,客户可以使用 Codasip Studio 工具更轻松地自定义处理器设计,以支持神经网络 (AI/ML) 等具有挑战性的任务,即使在最小的功耗受限的应用中,如物联网边缘。

  AI/ ML在边缘物联网/ IIoT设备中运行是非常有益的,以提高安全性和功耗,并减少实时处理的延迟。AI/ML 算法是计算密集型的,需要自定义处理器才能在此类嵌入式系统中可用的有限资源下提供足够的性能。为了实现这一点,新的Codasip嵌入式内核L31 / L11运行Google的TensorFlowLite用于微控制器,与Codasip Studio工具相结合,以定制新型嵌入式AI内核,非常适合空间和功耗都至关重要的物联网应用。

  Codasip 首席技术官 Zdenek Prikryl 评论道:"许可 RISC-V 内核的 CodAL 描述为 Codasip 客户提供了完整的架构许可证,使 ISA 和微架构都可以定制。新的L11/31内核使我们的客户能够更轻松地将客户要求的功能(例如边缘AI)添加到最小,功耗最低的嵌入式处理器设计中。

  定制Codasip内核的能力一直是其成功的基石,也是为什么已经有20亿个处理器使用Codasip IP的原因。除了使内核更容易定制以匹配特定的嵌入式设计外,Codasip还增强了两个新内核,以支持显着更高的频率。

  AI 和 ML 应用程序不太适合现成的处理器。设备的数据类型、量化和性能需求因应用而异。Codasip 的差异化设计方法意味着使用其 Studio 工具的客户可以根据其特定的系统、软件和应用要求定制处理器。

  同样,低功耗物联网应用中的嵌入式设备也受到资源的限制,内存有限,指令集有限。然而,这些设备的开发人员需要它们具有低功耗,固有的安全性,并且能够实时响应和通信。

  通过Codasip Studio RISC-V设计工具启用的自定义指令非常适合开发AI / ML的处理器,TensorFlow Lite用于微控制器(TFLite Micro),RISC-V自定义指令和Codasip处理器设计工具相结合,以提供嵌入式,高效边缘神经网络处理的优势,即减少延迟,提高安全性,更快的通信和更低的功耗。这些优势对于新兴的物联网和工业物联网 (IIoT) 边缘应用至关重要,在这些应用中,运行实时 AI/ML 任务的能力正迅速成为标准的 SoC 功能。

  Codasip最新的L31和L11处理器内核具有TFLite Micro支持,但支持正在Codasip的整个RISC-V内核产品组合中提供。

  通过支持使用TensorFlow Lite AI框架的神经网络,Codasip RISC-V处理器IP与寻求在其AI / ML设备核心中嵌入性能的系统开发人员完美匹配。凭借边缘处理器功能,Codasip 定制设计的性能为任务关键型嵌入式物联网应用提供了这些实时优势。


(采编:www.znzbw.cn)
标签: Codasip AI ML
反对 0 举报 0 收藏 0 打赏 0 评论 0

免责声明:
本网注明转载自互联网及其它来源的作品,目的在于传递更多信息,并不代表本网赞同该观点或对其真实性负责,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品第一来源,并自负版权等法律责任。
如资讯内容涉及贵公司版权问题,请在作品发表之日起十五天内联系本网删除,否则视为放弃相关权利。

相关资讯

周一至周五 AM9:00 - PM18:00

站务与合作:info@deppre.com

广告与积分:2528074116@qq.com

扫码关注或加入QQ群(577347244)

Copyright ©2024 德普瑞工控工程 All Rights Reserved 智能装备网 - 领先的智能装备采购交易平台,帮助企业轻松做成生意!  ICP备案号:粤ICP备15055877号-8